首页 > 专业科目
题目内容 (请给出正确答案)
[单选题]

若4位二进制加法计数器正常工作时,由0000状态开始计数,则经过35个输入计数脉冲后,计数器的状态应该是()。

A.1011

B.0011

C.1101

D.1110

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“若4位二进制加法计数器正常工作时,由0000状态开始计数,则…”相关的问题
第1题
由两片SN54/74LS161(同步4位二进制计数器)组成的同步计数器如图5.22所示.1)试分析其分频比(即Y

由两片SN54/74LS161(同步4位二进制计数器)组成的同步计数器如图5.22所示.

1)试分析其分频比(即Y与CP之频比),当CP的频率为20kHz时,Y的频率为多少?

2)试用2片SN54/74LS161组成模为91的计数器,要求两片间用级联法,并工作可靠.

点击查看答案
第2题
分析图10.95(a)所示电路.(1)画出CT74161(4位二进制加法计数器)Q3Q2Q1Q0的状态
分析图10.95(a)所示电路.(1)画出CT74161(4位二进制加法计数器)Q3Q2Q1Q0的状态

转换图.假设Q3Q2Q1Q0的初始状态均为0,说明CT74161构成几进制计数器.

(2)说明C174138电路实现的功能.

(3)写出图10.95(a)完成的电路功能符合ABEL语言(GAL16V8如图10.95(b)所示)或VHDL语言的用户原文件(可省略测试向量段).

点击查看答案
第3题
用PALl6R4设计一个4位二进制可控计数器.要求在控制信号M1M0=11时作加法计数;在M1M
0=10时为预置数状态(时钟信号到达时将输入数据D3、D2、D1、D0并行置人4个触发器中);M1M0=01时为保持状态(时钟信号到达时所有的触发器保持状态不变);M1M0=00时为复位状态(时钟信号到达时所有的触发器同时被置1).此外,还应给出进位输出信号.PALI6R4的电路图见图P8.5.

点击查看答案
第4题
已知TTL集成施密特触发器CT74132和同步4位二进制加法计数器CT74161组成如图6.13所示电路;图6.1
4为CT74132的电压传输特性曲线(CT74161的功能表在此从略,可查阅).

(1)分别指出图6.13中两部分电路组成什么功能的电路(名称).

(2)分析CT74161组成的电路,画出状态转换图.

(3)试画出uA、uB、uC(CO为进位输出端)的对应波形.

点击查看答案
第5题
由10位二进制加/减计数器和10位D/A转换器组成的阶梯波发生器如图P9.6所示.设时钟频率为1MHz,求
阶梯波的重复周期,并画出加法计数和减法计数时D/A转换器的输出波形(已知使能信号S=0时,加法计数S=1时,减法计数).

点击查看答案
第6题
4位二进制计数器的低两位是几进制计数器?()

A.2进制

B.3进制

C.4进制

D.5进制

点击查看答案
第7题
具有同步清零功能的4位二进制同步集成计数器是()。

A.74LS161

B.74LS160

C.74LS163

D.74LS90

点击查看答案
第8题
试分析图题6.5.14所示计数器,画出它的状态图,并确定它的模。(74xx163是具有同步清零功能的4位

试分析图题6.5.14所示计数器,画出它的状态图,并确定它的模。(74xx163是具有同步清零功能的4位同步二进制递增计数器,其他功能与74xx161相同)

点击查看答案
第9题
图10.66所示为四位二进制加法计数器,其功能表见表10.16所示.试将两片CT74161采用同步级联方式
及总体反馈归零法设计成一个23进制计数器,要求写出设计过程并画出连接图.

点击查看答案
第10题
由两片CT74290级联组成异步100进制加法计数器.

点击查看答案
第11题
模为2的正整数次幂的二进制加1计数器,若从其反码端输出,则可得同模的()计数器.

模为2的正整数次幂的二进制加1计数器,若从其反码端输出,则可得同模的()计数器.

点击查看答案
退出 登录/注册
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改