首页 > 考试题库
题目内容 (请给出正确答案)
[单选题]

假定用若干个16K×1位的存储器芯片组成一个64K×8位的存储器,芯片内各单元连续编址,则地址BFFOH所在的芯片的最小地址为()。

A.6000H

B.4000H

C.8000H

D.A000H

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“假定用若干个16K×1位的存储器芯片组成一个64K×8位的存…”相关的问题
第1题
一个有16K位的动态存储器采用地址分时送人的方法,则芯片应具有几条地址线?

点击查看答案
第2题
试用一个具有片选使能、输出使能、读写控制容量为8Kx8位的SRAM芯片和必要的逻辑门,设计一个16K×1

试用一个具有片选使能、输出使能、读写控制容量为8Kx8位的SRAM芯片和必要的逻辑门,设计一个16K×16位的存储器系统,试画出其逻辑图

点击查看答案
第3题
对于一个有16根地址总线的微处理器系统中,采用8K*1位存储芯片形成64KB存储器,试给出每个芯片的地址范围。

点击查看答案
第4题
用1位奇偶校验能检测出1位存储器错误的百分比为()。

A.0%

B.25%

C.50%

D.100%

点击查看答案
第5题
存储器芯片的存储矩阵是由许多()组成,而A则由()组成,它记一个二进制()信息.

点击查看答案
第6题
已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M×8位的DRAM芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问: (1)每个内存条内共有多少DRAM芯片? (2)主存共需多少DRAM芯片?
点击查看答案
第7题
1.用8K*8的RAM存储器芯片,构成32K*8的存储器,存储器的起始地址为18000H,要求各存储器芯片的地址连续,用74LS138作译码器,系统中只用到了地址总线的A18~A0,采用部分译码法设计译码器电路。试画出硬件连线图,并列表说明每块芯片的地址范围。
点击查看答案
第8题
用1M×8位的ROM芯片设计4M×16位的ROM存储器,画出逻辑连接图.

点击查看答案
第9题
将12位的数据序列用(24,12)线性分组码编码,假定该码能纠正所有1位和2位的错误,但不能纠正多于2位的错误,求当信道错误率为10-3时接收消息译码错误率。
将12位的数据序列用(24,12)线性分组码编码,假定该码能纠正所有1位和2位的错误,但不能纠正多于2位的错误,求当信道错误率为10-3时接收消息译码错误率。

点击查看答案
第10题
下面有关ROM和RAM的叙述中,错误的是()。

A.RAM是可读可写存储器,ROM是只读存储器

B.ROM和RAM都采用随机访问方式进行读写

C.系统的主存由RAM和ROM组成

D.系统的主存都用DRAM芯片实现

点击查看答案
退出 登录/注册
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改